转载请联系作者获得授权,并标注“文章作者”。
计算机组成原理题目 答案
计算机组成原理
我爱考研
关注
王涛
19:00-20:00 19:00-20:00 11月21日 19:00-20:00
学历提升,刻不容缓
自学考试
立即预约
19:00-20:00 19:00-20:00 12月05日 19:00-20:00
六大专业,考证必须!
安卓版
iPhone版
多个标签请以空格隔开!
计算机组成原理题目 答案
(课程代码:02318)一、单项选择题(本大题共15小题,每小题2分,共30分)1. D 2. B 3. C 4. B 5. A 6. B 7. D 8. D 9. B 10. A11. D 12. C 13. C 14. C 15. D二、名词解释题(本大题共3小题,每小题3分,共9分)16. 在半导体存储器中,顺序 和数据可以寄存 在任何地位 ,拜访 时可以 疾速 方便地拜访 任何地址中的内容,拜访 的速度与存储地位 无关。17. 指令中指定操作数地址的字段称为地址码,地址码中可包括 存储器地址,也可包括 存放 器号等。18. 从一条指令的启动到下一条指令的启动的间隔时间称为指令周期。三、简答题(本大题共6小题,每小题5分,共30分)19. 答:定点数是指小数点地位 固定不变的数据(3分)。它有定点小数、定点整数两品种 型(2分)。20. 答:分为存放 器(1分)、高速缓存(1分)、主存贮器(1分)、辅佐 存储器(2分)。21. 答:分为零地址指令(1分)、一地址指令(1分)、二地址指令(1分)、三地址指令(2分)。22. 答:主要由控制存储器(2分)、微指令存放 器(1分)、微地址存放 器(1分)和地址转移逻辑(1分)组成。23. 答:总线是一种衔接 两个或多个设备的通讯 线路(2分)。总线上的四种基本传输方式是串行传输、并行传输、复合传输、音讯 传输(3分)。24. 答:间断 可能随时发生,间断 服务顺序 与间断 时CPU正在运转 的顺序 是相互独立的,(3分)子顺序 的调用是主顺序 有意调用的(2分)。四、复杂 使用 题(本大题共2小题,每小题9分,共18分)25. 解:设有三个存放 器,其初始值辨别 为RO=OOOO,R1=1000(即十进制8),R2=0101 (即十进制5) (2分) 循环次数 步骤 乘积(RO ,R1) 0 初始值 0000 1000 (1分) 1 1a:加0 0000 1000 2:右移一位 0000 0100 (1分) 2 1a:加0 0000 0100 2:右移一位 0000 0010 (1分) 3 1a:加0 0000 0010 2:右移一位 0000 0001 (1分) 4 1b:加1 0101 0001 2:右移一位 0010 1000 (1分)原码乘法运算结果为:(2分)26. 答: (1)送入指令地址:PC->MAR (2分) (2)计算下一条指令地址:PC+1—>PC (2分) (3)读入指令:DBUS—>MDR, MDR—>IR (2分) (4)IR(地址段)—>MAR (1分) (5) DBUS—>MDR (1分) (6) MDR->R3 (1分)五、存储器设计题(本大题共1小题,13分)27. 答: (1)4片。 (3分)(2)存储器共需要12位地址,是地址线。 (4分)(3)加至各芯片的地址线是地址线。 (3分)(4)用于发生 片选信号的地址线是两位。 (3分)这是关于 08年7月4月和1月的全国高等教育自学考试计算机组成原理答案的解答。892计算机组成原理
三、名词解释1.计算机系统:由硬件和软件两大局部 组成,有多种层次构造 。2.主机:CPU、存储器和输出 输入 接口合起来构成计算机的主机。3.主存:用于寄存 正在拜访 的信息4.辅存:用于寄存 暂时不必 的信息。5.高速缓存:用于寄存 正在拜访 信息的付本。6.中央处置 器:是计算机的核心部件,由运算器和控制器构成。7.硬件:是指计算机实体局部 ,它由看得见摸得着的各种电子元器件,各类光、电、机设备的实物组成。软件:指看不见摸不着,由人们事前 编制的具有各类特殊功用 的顺序 组成。8.系统软件:又称系统顺序 ,主要用来管理整个计算机系统,监视服务,使系统资源拿到 合理调度,高效运转 。 使用 软件:又称使用 顺序 ,它是用户依据 职责 需要所编制的各种顺序 。9.源顺序 :通常由用户用各种编程言语 编写的顺序 。 目的顺序 :由计算机将其翻译机器能辨认 的机器言语 顺序 。10.总线:是衔接 多个部件的信息传输线,是各部件共享的传输介质。11.系统总线:是指CPU、主存、I/O设备(过关I/O接口)各大部件之间的信息传输线。 通讯 总线:是指用于计算机系统之间或许 计算机系统与其他系统(如控制仪表、挪动 通讯 )之间的通讯 的线路。 按传送方式分并行和串行。串行通讯 是指数据在单条1位宽的传输线上,一位一位的按顺序分时传送。并行通讯 是指数据在多条并行1位宽的传输线上,同时由源传送到目的地。12.带宽:单位时间内可以传送的最大的信息量。13.机器字长:是指CPU一次并行处置 数据的位数,通常与CPU的存放 器位数有关。14.主存容量:是指主存中寄存 二进制代码的总位数。15.机器数:符号位数字化,0代表负数 ,1代表负数。16.定点数:小数点固定在某一位地位 的数。17.浮点数:小数点的地位 可以浮动的数。18.补码:带符号数据表示办法 之一,负数 的反码和原码相同,负数的反码是将二进制按位取反后在最低位再加1.19.溢出:在计算机中,超出机器字长,发生错误的结果。20.非编码键盘:采用软件判别 键能否 按下及设键、译键、计算键值的办法 的键盘。21.A/D转换器:它能将模仿 量转换成数字量,是计算机的输出 设备。22.I/O接口:指主机与I/O设备之间设置的一个硬件电路及器相应的软件控制。23.端口:指接口电路中的一些存放 器,用来寄存 数据信息、控制信息和形态 信息。24.间断 :计算机在执行顺序 的进程 中,当呈现 异常状况 或特殊恳求 时,计算机中止 现行顺序 的运转 转向对这些异常状况 或特殊恳求 处置 ,处置 完毕 后再前往 到现行顺序 的间断处,继续执行源顺序 。25.间断 源:凡能向CPU提出间断 恳求 的各种要素 统称为间断 源。26.间断 嵌套:计算机在处置 间断 的进程 中,有可能呈现 新的间断 恳求 ,此时CPU暂停现行间断 服务顺序 ,转向新的间断 恳求 ,这种景象 称为间断 嵌套。27.优先级:为使系统能及时响应并处置 发生的一切 间断 ,系统依据 惹起 间断 事情 的重要性和紧迫水平 ,硬件将间断 源分为若干个级别。28.DMA方式:用硬件在主存与外设之间直接进行数据传送,不须CPU,用软件控制。29.指令系统:将全部机器指令的集合称为机器的指令系统。30.寻址方式:是指确定本条指令的数据地址以及下一条将要执行的指令地址的办法 ,它与硬件构造 严密 相关,而且直接影响指令格式和指令功用 。31.指令周期:完成一条指令的时间,由若干机器周期组成。 机器周期:完成摸个独立操作,由若干时钟周期组成。 时钟周期:最基本时间单位,由主频决议 。32.微操作:在微顺序 控制器中,执行部件承受 微指令后所进行的最基本的操作。33.微指令:控制器存储的控制代码,分为操作控制局部 和顺序控制局部 ,由微命令组成。34.微顺序 :存储在控制存储器中的完成指令功用 的顺序 ,由微指令组成。35.控制存储器:CPU内用于寄存 完成 指令系统全部指令的微顺序 的只读存储器。二、计算3.14. 设总线的时钟频率为8MHZ,一个总线周期等于一个时钟周期。假如 一个总线周期中并行传送16位数据,试问总线的带宽是多少?解:由于:f=8MHz,T=1/f=1/8M秒,由于 一个总线周期等于一个时钟周期所以:总线带宽=16/(1/8M) = 128Mbps=16MBps3.15. 在一个32位的总线系统中,总线的时钟频率为66MHZ,假定 总线最短传输周期为4个时钟周期,试计算总线的最大数据传输率。若想提升 数据传输率,可采取什么措施?解:总线传输周期=4*1/66M秒总线的最大数据传输率=32/(4/66M)=528Mbps=66MBps若想提升 数据传输率,可以提升 总线时钟频率、增大总线宽度或许 减少总线传输周期包括 的时钟周期个数。3.16. 在异步串行传送系统中,字符格式为:1个起始位、8个数据位、1个校验位、2个终止位。若门槛 每秒传送120个字符,试求传送的波特率和比特率。解:一帧包括 :1+8+1+2=12位 故波特率为:(1+8+1+2)*120=1440bps 比特率为:8*120=960bps4.5. 什么是存储器的带宽?若存储器的数据总线宽度为32位,存取周期为200ns,则存储器的带宽是多少?解:存储器的带宽指单位时间内从存储器进出信息的最大数量。存储器带宽 = 1/200ns ×32位 = 160M位/秒 = 20MB/秒(注:1ns=10-9s)4.7. 一个容量为16K×32位的存储器,其地址线和数据线的总和是多少?当选用下列不同规格的存储芯片时,各需要多少片?1K×4位,2K×8位,4K×4位,16K×1位,4K×8位,8K×8位解:地址线和数据线的总和 = 14 + 32 = 46根;选择不同的芯片时,各需要的片数为:1K×4:(16K×32) / (1K×4) = 16×8 = 128片2K×8:(16K×32) / (2K×8) = 8×4 = 32片4K×4:(16K×32) / (4K×4) = 4×8 = 32片16K×1:(16K×32)/ (16K×1) = 1×32 = 32片4K×8:(16K×32)/ (4K×8) = 4×4 = 16片8K×8:(16K×32) / (8K×8) = 2×4 = 8片6.4. 设机器数字长为8位(含1位符号位在内),写出对应下列各真值的原码、补码和反码。 -13/64,-87解:真值与不同机器码对应关系如下:真值 -13/64 -87原码 1.001 1010 1,101 0111补码 1.1100110 1,0101001反码 1.1100101 1,01010006.5. 已知[x]补,求[x]原和x。 [x1]补=1.1100; [x2]补=1.1001; [x4]补=1.0000; [x5]补=1,0101; [x6]补=1,1100; [x8]补=1,0000;解:[x]补与[x]原、x的对应关系如下:真值 -1/4 -7/16 -1 -11 -4 -16[x]补 1.1100 1.1001 1.0000 1,0101 1,1100 1,0000[x]原 1.0100 1.0111 无 1,1011 1,0100 无x -0.0100 -0.0111 -1.0000 -1011 -0100 -100006.9. 当十六进制数9B和FF辨别 表示为原码、补码、反码、移码和无符号数时,所对应的十进制数各为多少(设机器数采用一位符号位)?解:真值和机器数的对应关系如下: 原码 补码 移码 无符号数9BH -27 -101 +27 155 原码 补码 移码 无符号数FFH -128 -1 +128 2566.12. 设浮点数格式为:阶码5位(含1位阶符),尾数11位(含1位数符)。写出-27/1024、-86.5所对应的机器数。门槛 如下:(1)阶码和尾数均为原码。(2)阶码和尾数均为补码。(3)阶码为移码,尾数为补码。解:据题意画出该浮点数的格式:阶符1位 阶码4位 数符1位 尾数10位 将十进制数转换为二进制: x1= -27/1024= -0.0000011011B = 2-5*(-0.11011B) x3=-86.5=-1010110.1B=27*(-0.10101101B)则以上各数的浮点规格化数为:(1)[x1]原=1,0101;1.110 110 000 0 [x3]原=0,0111;1.101 011 010 0(2)[x1]补=1,1011;1.001 010 000 0 [x3]补=0,0111;1.010 100 110 0(3)[x1]移补=0,1011;1.001 010 000 0 [x3]移补=1,0111;1.010 100 110 06.19. 设机器数字长为8位(含1位符号位),用补码运算规则计算下列各题。 (2)A=19/32,B=-17/128,求A-B。 (4)A=-87,B=53,求A-B。解:(2)A=19/32= 0.100 1100B, B= -17/128= -0.001 0001B [A]补=00.100 1100, [B]补=11.110 1111 , [-B]补=00.001 0001 [A-B]补=[A]补+[-B]补 =00.1001100 + 00.0010001 =00.1011101 ——无溢出 A-B= 0.101 1101B = 93/128B (4)A= -87= -101 0111B, B=53=110 101B [A]补=11, 010 1001, [B]补=00, 011 0101, [-B]补=11, 100 1011 [A-B]补=[A]补+[-B]补 = 11,0101001 + 11,1001011 = 10,1110100 —— 溢出6.21. 用原码加减交替法和补码加减交替法计算x÷y。 (2)x=-0.10101, y=0.11011; (4)x=13/32, y= -27/32。(2)[x]原=1.10101 x*=0.10101 [X*]补=1.01011 XfYf=1 0.10101 +1.00101 1.11010 0 1.10100 +0.11011 0.01111 0 0.11110 +1.00101 0.00011 011 0.00110 +1.00101 1.01011 0110 0.10110 +0.11011 1.10001 01100 1.00010 +0.11011 1.11101 011000 [y]原=0.11011 y*=0.11011 [Y*]补=0.11011 [-y*]补=1.00101[x/y]原=1.11000(4)做法相同,打表格太累,仅给出结果。[x/y]原=1.01111三、使用 4.14. 某8位微型机地址码为18位,若运用 4K×4位的RAM芯片组成模块板构造 的存储器,试问: (1)该机所允许的最大主存空间是多少?(2)若每个模块板为32K×8位,共需几个模块板?(3)每个模块板内共有几片RAM芯片?(4)共有多少片RAM?(5)CPU如何选择各模块板?解:(1)该机所允许的最大主存空间是:218 × 8位 = 256K×8位 = 256KB(2)模块板总数 = 256K×8 / 32K×8 = 8块(3)板内片数 = 32K×8位 / 4K×4位 = 8×2 = 16片(4)总片数 = 16片×8 = 128片(5)CPU过关最高3位地址译码输入 选择模板,次高3位地址译码输入 选择芯片。地址格式分配如下:4.29. 假定 CPU执行某段顺序 时共拜访 Cache命中4800次,拜访 主存200次,已知Cache的存取周期为30ns,主存的存取周期为150ns,求Cache的命中率以及Cache-主存系统的均匀 拜访 时间和效率,试问该系统的功能 提升 了多少倍?解:Cache被拜访 命中率为:4800/(4800+200)=24/25=96%则Cache-主存系统的均匀 拜访 时间为:ta=0.96*30ns+(1-0.96)*150ns=34.8nsCache-主存系统的拜访 效率为:e=tc/ta*100%=30/34.8*100%=86.2%功能 为原来的150ns/34.8ns=4.31倍,即提升 了3.31倍。例7.2设相对寻址的转移指令占3个字节,第一字节为操作码,第二,三字节为相对位移量(补码表示)。而且数据在存储器中采用以低字节地址为字地址的寄存 方式。每当CPU从存储器取出一个字节时,即自动完成(PC)+1 PC。(1) 若PC以后 值为240(十进制),门槛 转移到290(十进制),则转移指令的第二、三字节的机器代码是什么?(2) 若PC以后 值为240(十进制),门槛 转移到200(十进制),则转移指令的第二、三字节的机器代码是什么?解:(1)PC以后 值为240,该指令取出后PC值为243,门槛 转移到290,即相对位移量为290-243=47,转换成补码为2FH。由于数据在存储器中采用以低字节地址为字地址的寄存 方式,故该转移指令的第二字节为2FH,第三字节为00H。(2)PC以后 值为240,该指令取出后PC值为243,门槛 转移到200,即相对位移量为200-243=-43,转换成补码为D5H。由于数据在存储器中采用以低字节地址为字地址的寄存 方式,故该转移指令的第二字节为D5H,第三字节为FFH。例7.3一条双字长直接寻址的子顺序 调用指令,其第一个字为操作码喝寻址特征,第二个字为地址码5000H。假定 PC以后 值为2000H,SP的内容为0100H,栈顶内容为2746H,存储器按字节编址,而且进栈操作时执行(SP)-△-P,后存入数据。试答复 下列几种状况 下,PC、SP及栈顶内容各为多少?(1) CALL指令被读取前。(2) CALL指令被执行后。(3) 子顺序 前往 后。解CALL指令被读取前,PC=2000H,SP=0100H,栈顶内容为2746H。(1) CALL指令被执行后,犹疑 存储器按字节编制,CALL指令供占4个字节,故顺序 断电2004H进栈,此时SP=(SP)-2=00FEH,栈顶内容为2004H,PC被更新为子顺序 入口地址5000H。(2) 子顺序 前往 后,顺序 断点出栈,PC=2004H,SP被修正 为0100H,栈顶内容为2746H。7.6某指令系统字长为16位,地址码取4位,试提出一种方案,使该地址系统有8条三地址指令、16条二地址指令、100条一地址指令。解:OP A2 A1 A0 三地址指令8条0000•••0111OP A1 A0 二地址指令16条10000000•••10001111OP A0 一地址指令100条1100000000001100011000117.7设指令字长为16位,采用扩展操作码技术,每个操作码的地址为6位。假如 定义了13条二地址指令,试问还可安排多少条一地址指令。解:(24-3)*26=3*64=192条7.8某机指令字长16位,每个操作数的地址码为6位,设操作码长度固定,指令分为零地址,一地址和二地址三种格式,若零地址指令有M种,以抵抗 指令有N种,则二地址指令最多有几种?若操作码位数可变,则二地址指令最多允许有几种?解:1)若采用定长操作码时,二地址指令格式如下:OP(4位) A1(6位) A2(6位)设二地址指令有K种,则:K=24-M-N当M=1(最小值),N=1(最小值)时,二地址指令最多有:Kmax=16-1-1=14种2)若采用变长操作码时,二地址指令格式仍如1)所示,但操作码长度可随地址码的个数而变。此时,K= 24 -(N/26 + M/212 );当(N/26 + M/212 )1时(N/26 + M/212 向上取整),K最大,则二地址指令最多有:Kmax=16-1=15种(只留一种编码作扩展标志用。)9.5设机器A的CPU主频为8MHz,机器周期为4个时钟周期,且该机的均匀 指令执行速度是0.4MIPS,试求该机的均匀 指令周期和机器周期,每个指令周期中含几个机器周期?假如 机器B的CPU主频为12MHz,且机器周期也含有4个时钟周期,试问B机的均匀 指令执行速度为多少MIPS?A.CLK=8MHz T=1/8MHz=0.125us 机器周期=4*T=0.5us 由于 执行速度为0.4MIPS 所以均匀 指令周期=1/0.4MIPS=2.5us 2.5us/0.5us=5个 所以每个指令含有5条机器指令B.T=1/f=1/12MHz=1/12us 机器指令=4*T=1/3us 指令周期=5*1/3=5/3us均匀 指令执行速度 1/(5/3)=0.6MIPS9.6设某计算机的CPU主频为8MHz,每个机器周期均匀 含2个时钟周期,每条指令均匀 有4个机器周期,试问该计算机的均匀 指令执行速度为多少MIPS?若CPU主频不变,但每个机器周期均匀 含4个时钟周期,每条指令均匀 有4个机器周期,试问B机的均匀 指令执行速度为多少MIPS?1.CLK=8MHz 均匀 指令执行速度1/(1/8M*2*4)=1MIPS2.指令周期=4*4*1/8=2us 执行速度=1/(1/8M*4*4)=0.5MIPS9.7某CPU的主频为10MHz,若已知每个机器周期均匀 含有4个时钟周期,该机的均匀 指令执行速度为1MIPS,试求该机的均匀 指令执行速度为多少MIPS?若CUP主频不变,但每个机器周期均匀 含有4个时钟周期,每条指令均匀 有4个机器周期,则该机的均匀 指令执行速度又是多少MIPS?由此可得出什么结论1.均匀 指令周期=1/1MIPS=1us T=1/f=0.1us T机=4*T=0.4us由于 1us/0.4us=2.5 所以每个指令包括 2.5个机器周期2.T=0.4us 速度=1/(0.4*2.5*4)=0.25MIPS3.由于 速度=0.8MIPS 所以T指=1/0.8us 由于 T指=4*2.5*T 所以T=1/8us 所以 f=1/T=8MHz四、简答1.冯诺依曼机主机主要特点。○1计算机由运算器、存储器、控制器、输出 设备和输入 设备五大部件组成。○2.指令和数据一同等位置 寄存 于存储器内,并可按地址寻访。○3.指令和数据均用二进制表示。○4.指令由操作吗和地址码组成,操作码用来表示操作的性质,地址码用来表示操作数在存储器中的地位 。○5.采用存储控制原理,指令在存储器内按顺序寄存 。通常指令是顺序执行的,在特定要求 下,可依据 运算结果或依据 设定的要求 改动 执行顺序。○6.机器以运算器为中心,输出 输入 设备与存储器间的数据传说过关运算器完成。2.计算机硬件主要技术目标 ,软件定义与分类。 计算机硬件主要技术目标 :机器字长、存储容量、运算速度、主频等。 软件定义:看不见摸不着,由人们事前 编制的具有各类特殊功用 的顺序 组成。 分类:系统软件和使用 软件。3.计算机组成局部 与个局部 作用。 运算器:用来完成算术运算和逻辑运算,并将运算的中间结果暂存在运算器内。 存储器:用来寄存 数据和顺序 。 控制器:用来控制、指挥顺序 和数据的输出 、运转 以及处置 器运算结果。 输出 设备:用来将人们熟习 的信息方式 转换为机器能辨认 的信息方式 ,经常见 的有键盘、鼠标等。 输入 设备:可将机器运算结果转换为人们熟习 的信息方式 ,如打印机输入 ,显示器输入 等。4.总线定义与分类办法 ,系统总线定义与分类办法 。 总线 定义:总线是衔接 多个部件的信息传输线,是各部件共享的传输介质。 分类:片内总线 系统总线 通讯 总线 系统总线定义:系统总线是指CPU、主存、I/O设备(过关I/O接口)各大部件之间的信息传输线。 分类: 数据总线 地址总线 控制总线5.什么是总线规范 ,目前盛行 的总线规范 有哪些。 所谓总线规范 可视为系统与各模块,模块与模块之间的一个互连的规范 界面。 ISA总线、EISA总线、PCI总线、RS—232C总线、IEEE-488(并行通讯 总线又称GP-IP总线)USB总线。6.三级存储器系统中各级存储器特点与用处 ,分哪两个层次。○1主存 特点:随机拜访 、速度快。容量大。用处 :寄存 CPU运用 的顺序 和数据。 辅存 特点:容量大、速度慢、价钱 低、可脱机保管 信息。用处 :寄存 很多 后备数据缓存 特点:速度快、容量小、价钱 高 用处 :用于主存与辅存之间作为缓冲,正在运用 的顺序 和数据的付本。 ○2缓存-----主存层次和主存---辅村层次。7.半导体存储器RAM与ROM特点与用处 。RAM特点:可读可写掉电后信息丧失 ,存暂时 信息。用处 :主要做内存ROM特点:只读不写掉电后信息不丧失 ,存临时 信息。用处 :主要做控制存储器8.动态RAM与静态RAM特点与用处 ,DRAM刷新方式与主要优点。静态RAM特点:信息读出后,仍坚持 其原有形态 ,不需要再生。用处 :用于Cache动态RAM特点:靠电容存储电荷的原理来存放 信息。用处 :组成内存/主存。DRAM刷新方式 集中刷新:集中刷新是在规则 的一个刷新周期内对全部存储单元集中一段时间逐行进行刷新,此刻必需 中止 读写操作。 分散刷新:分散刷新是指对每行存储单元的刷新分散到每个存储周期内完成。异步刷新:异步刷新是前两种方式的结合,它即可延长 “死时间”,又充沛 利用最大刷新间隔2ms的特点。优点:单个MOS管组成,集成度高,速度较SRAM慢,价钱 低,9.Cache职业 原理特点,地址映射方式与交换 算法。原理:利用顺序 拜访 的部分 性,近期用到信息存于cache。地址映射方式:直接映射、全相联映射、组相联映射、交换 算法:先进先出算法(FIFO)、近期最少运用 算法(LRU)、随机法。10.主机与外设交流 信息采用间断 与DMA方式特点与使用 场所 。间断 方式:特点:CPU与外设并行职业 ,效率高使用 场所 :管理多种外设并行职业 、进行实时处置 、进行毛病 自动处置 DMA方式:特点:○1从数据传送看,顺序 间断 方式靠顺序 传送,DMA方式靠硬件传送。○2从CPU响应时间看,顺序 间断 方式是在一条指令执行完毕 时响应,而DMA方式可在指令周期内的任一存取周期完毕 时响应。○3顺序 间断 方式有处置 异常事情 才能 ,DMA方式没有这种才能 ,主要用于大批数据的传送,如硬盘存取、图像处置 、高速数据采集系统等,可提升 数据吞吐量。○4顺序 间断 方式需要间断 现行顺序 ,故需维护 现场;DMA方式不间断 现行顺序 ,无须维护 现场。○5DMA的优先级比顺序 间断 的优先级高。使用 场所 :高速设备 如硬盘11.I/O端口与接口的区别,I/O接口分类办法 。端口:接口内部存放 器有I/O地址号。通常 分为数据口、命令口和形态 口。接口:若干端口加上相应的控制电路组成。接口分类:按数据传送方式分串行接口和并行接口 按功用 选择的灵敏 性分为可编程接口和不可编程接口 按通用性分为通用接口和专用接口 按数据传送的控制方式分为顺序 型接口和DMA接口。12.间断 处置 进程 分红 哪两个阶段各完成哪些职责 响应阶段:关间断 、维护 断点地址、转入间断 服务入口地址处置 阶段:维护 现场、执行用户编写的间断 服务顺序 、恢复现场。13.与间断 方式比较MDA方式主要特点是什么。 ○1从数据传送看,顺序 间断 方式靠顺序 传送,DMA方式靠硬件传送。○2从CPU响应时间看,顺序 间断 方式是在一条指令执行完毕 时响应,而DMA方式可在指令周期内的任一存取周期完毕 时响应。○3顺序 间断 方式有处置 异常事情 才能 ,DMA方式没有这种才能 ,主要用于大批数据的传送,如硬盘存取、图像处置 、高速数据采集系统等,可提升 数据吞吐量。○4顺序 间断 方式需要间断 现行顺序 ,故需维护 现场;DMA方式不间断 现行顺序 ,无须维护 现场。○5DMA的优先级比顺序 间断 的优先级高。14.什么是寻址方式,数据寻址方式有哪几种。寻址方式:是指确定本条指令的数据地址以及下一条将要执行的指令地址的办法 ,它与硬件构造 严密 相关,而且直接影响指令格式和指令功用 。数据寻址方式:立刻 寻址、直接寻址、隐含寻址、间接寻址、存放 器寻址、存放 器间接寻址、基址寻址、变址寻址、相对寻址、堆栈寻址。15.RISC主要特点与CISC相比较RISC主要优点。特点: 选用运用 频率较高的一些复杂 指令以及一些很有用但又不复杂的指令,让复杂指令的功用 由频度高的复杂 指令的组合来完成 ;指令长度固定指令格式品种 少,寻址方式品种 少;只要 取数/存数指令拜访 存储器,其他 指令的操作都在存放 器内完成;采用流水线技术,大局部 指令在一个时钟周期内完成;控制器采用组合逻辑控制,不必 微顺序 控制;采用优化的编译顺序 。 ○1充沛 利用VLSI芯片的面积。 ○2提升 计算机运算速度。○3便于设计可降低成本提升 牢靠 性。○4有效支持高级言语 顺序 。16.组合逻辑与微顺序 设计主要特点与使用 。组合逻辑:特点:速度快、复杂不灵敏 。使用 :适用于RISC机。微顺序 :特点:引入顺序 设计与存储逻辑技术,硬件硬化 ,把一条机器指令用一段微顺序 来完成 ,寄存 控制存储器CM中。使用 :系列机。17.什么是指令周期、机器周期、时钟周期 三者的关系如何。 指令周期:完成一条指令的时间,由若干机器周期组成。机器周期:完成摸个独立操作,由若干时钟周期组成。时钟周期:最基本时间单位,由主频决议 。关系:时钟周期是最基本时间单位,由若干时钟周期组成机器周期,由若干机器周期组成指令周期。这是关于 08年7月4月和1月的全国高等教育自学考试计算机组成原理答案的解答。595